+ All Categories

HT3531

Date post: 30-Nov-2015
Category:
Upload: maclci
View: 31 times
Download: 0 times
Share this document with a friend
Popular Tags:
81
MODELO: HT303SU(HT303SU-A2, SH33SU-S/W)/HT353SD(HT353SD-A2, SH33SD-S/W) MANUAL DE SERVICIO P/NO : AFN37064403 JANUARY, 2008 RECEPTOR DVD/CD MANUAL DE SERVICIO MODELO: HT303SU(HT303SU-A2, SH33SU-S/W)/ HT353SD(HT353SD-A2, SH33SD-S/W) Página Web http://biz.lgservice.com Sólo para uso interno HT303SU HT353SD
Transcript

MO

DE

LO

:H

T303S

U(H

T303S

U-A

2,SH

33SU

-S/W

)/HT

353SD

(HT

353SD

-A2,S

H33S

D-S

/W)

MA

NU

AL

DE

SE

RV

ICIO

P/NO : AFN37064403 JANUARY, 2008

RECEPTOR DVD/CDMANUAL DE SERVICIO

MODELO: HT303SU(HT303SU-A2, SH33SU-S/W)/HT353SD(HT353SD-A2, SH33SD-S/W)

Página Web http://biz.lgservice.comSólo para uso interno

HT303SU HT353SD

1-1Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE

[CONTENIDO]

SECCIÓN 1. GENERAL• MEDIDAS DE PRECAUCIÓN DURANTE LAS TAREAS DE CUIDADO Y MANTENIMIENTO . . . . . . . . . 1-2

• MEDIDAS DE PRECAUCIÓN ESD . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1-4

• INFORMACIÓN DE SERVICIO PARA EEPROM . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1-5

• CÓMO ACTUALIZAR LOS PROGRAMAS MICOM AUDIO Y DVD . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1-7

• ESPECIFICACIONES . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1-8

SECCIÓN 2. PARTE ELECTRICA• GUÍA DE SOLUCIÓN DE AVERÍAS . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-1

• DETALLES Y FORMAS DE ONDA EN LAS PRUEBAS Y ELIMINACIÓNDE ERRORES DEL SISTEMA . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .2-13

• DIAGRAMA DE BLOQUE INTERNO DE CIs . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .2-25

• DIAGRAMA DEL CABLEADO . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-45

• DIAGRAMA DE BLOQUE . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-47

• DIAGRAMAS DE CIRCUITO . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-49

• DIAGRAMAS DE PLACA DE CIRCUITO IMPRESO . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-69

SECCIÓN 3. VISTAS AMPLIADAS• SECCIÓN DEL ARMARIO Y ESTRUCTURA PRINCIPAL . . . . . . . . . . . . . . . . . . . . . . . . . 3-1

• VISTA AMPLIADA DEL MECANISMO DE LA PLETINA(DP-12TV) . . . . . . . . . . . . . . . . . . 3-3

• SECCIÓN DE ACCESORIOS DE EMBALAJE . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-5

• PARTE DE ALTAVOCES . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-6

SECCIÓN 4. MECANISMO (DP-12TV) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-1

SECCIÓN 5. LISTA DE PIEZAS DE REPUESTO . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-1

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE 1-2

MEDIDAS DE PRECAUCIÓN DURANTE LAS TAREAS DE CUIDADO Y MANTENIMIENTONOTAS RELACIONADAS CON LA MANIPULACIÓN DEL LECTOR1. Notas de transporte y almacenamiento

1) El lector deberá permanecer en su bolsa conductora hasta el momento inmediatamente previo al uso.2) El lector no debe ser expuesto a presiones externas o golpes.

2. Notas de reparación1) El lector incluye un imán de gran tamaño, y no debe acercarse nunca a materiales magnéticos.2) El lector debe ser manipulado correctamente y con cuidado, teniendo cuidado de evitar

presiones externas y golpes. Si así fuera, el resultado podría ser una avería operativa o dañosen la placa de circuito impreso.

3) Cada uno de los captadores ha sido ya ajustado individualmente a un alto nivel de precisión,motivo por el que el punto de ajuste y los tornillos de instalación no deben tocarse nunca.

4) ¡El haz del láser puede dañar los ojos!¡No mire nunca directamente al haz del láser! Igualmente, no encienda NUNCAla alimentación de la pieza de salida láser (lente, etc.) del lector si estuviera dañado.

5) Limpieza de la superficie de la lenteSi hubiera polvo en la superficie de la lente, límpielo mediante un pulverizador (como losempleados para limpiar las lentes de las cámaras). La lente está sujeta por un delicado soporte.Por lo tanto, al limpiar la superficie de la lente, utilice un bastoncillo de algodón con cuidado de

6) Nunca intente desmontar el resorte del lector ejerciendo una presión excesiva. Si la lenteestuviera extremadamente sucia, aplique alcohol isopropílico al bastoncillo de algodón. (Noutilice ningún otro limpiador líquido, ya que podría dañar la lente.) Tenga cuidado de no aplicardemasiado alcohol en el bastoncillo, y no permita que el líquido entre en el interior del lector.

Almacenamiento en bolsa conductora Impacto por caída

No mire NUNCA directamente al haz del láser, y no lo toque conlos dedos u otras partes expuestas de su cuerpo.

Imán

Cómo sujetar el lector

Bastoncillo de algodón

Láminaconductora

Presión

Presión

SECCIÓN 1. GENERAL

1-3Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE

NOTAS RELACIONADAS CON LA REPARACIÓN DE REPRODUCTORES DE CD1. Preparación

1) Los reproductores de CD incorporan un gran número de CIs, así como un lector (diodo láser).Estos componentes son muy sensibles y se ven fácilmente afectados por la electricidad estática. En elcaso de electricidad estática de alta tensión los componentes podrían resultar dañados, motivo por elque deben manipularse con cuidado.

2) El lector está compuesto de numerosos componentes ópticos y otros de gran precisión.Por lo tanto, tenga cuidado de evitar realizar labores de reparación o almacenamiento cuando latemperatura o humedad son altas, en presencia de fuerte magnetismo o grandes cantidades de polvo.

2. Notas de reparación1) Antes de reemplazar una pieza o componente, desconecte primero el cable de alimentación de la

unidad.2) Todo el equipamiento, instrumentos de medición y herramientas deben estar correctamente puestos a

tierra.3) Debe cubrir su mesa de trabajo con una lámina conductora puesta a tierra. Al extraer el

lector láser de su bolsa conductora, no lo coloque sobre ésta. (El motivo es la posibilidadde daños a causa de la electricidad estática.)

4) Para evitar la fuga de CA, la parte metálica del soldador deberá estar puesta a tierra.5) Todos los trabajadores deberán tener conexión a tierra por medio de un brazalete especial (1M Ω)6) Tenga cuidado de no permitir que el lector láser entre en contacto con la ropa, a fin de

evitar que la electricidad estática de sus prendas escape por el brazalete.7) El haz láser del lector NUNCA debe ser dirigido hacia los ojos o la piel desnuda.

Resistencia(1 Mohm) Lámina

conductora

Resistencia(1 Mohm)

Brazalete

1-4 Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE

MEDIDAS DE PRECAUCIÓN ESD

Dispositivos electrostáticamente sensibles (ESD)Ciertos dispositivos semiconductores (estado sólido) pueden resultar fácilmente dañados por la electricidadestática. Normalmente tales componentes son conocidos comúnmente como Dispositivos electrostáticamentesensibles (ES) Ejemplos de dispositivos ESDtípicos son los circuitos integrados y algunos transistores de efecto campo y componentes de chips semicon-ductores. Debe utilizar las siguientes técnicas para ayudarle a reducir las incidencias de daños en los compo-nentes causados por la electricidad estática.

1. Inmediatamente antes de manipular cualquier componente semiconductor o montaje equipado a tal efecto,elimine cualquier carga electroestática presente en su cuerpo tocando una puesta a tierra segura.Opcionalmente, obtenga y vista un dispositivo de muñequera de descarga disponible en el mercado, quedeberá retirar antes de aplicar potencia a la unidad bajo prueba a fin de evitar riesgos potenciales dedescarga eléctrica.

2. Después de retirar un montaje eléctrico equipado con dispositivos ESD, coloque el montaje sobre unasuperficie conductora, como papel de aluminio, para evitar la acumulación de cargas electroestáticas o laexposición del montaje.

3. Utilice únicamente un soldador con puesta a tierra para soldar o eliminar soldaduras en los dispositivosESD.

4. Utilice únicamente un dispositivo de eliminación de soldaduras antiestático. Ciertos dispositivos de elimi-nación de soldaduras, no clasificados como “antiestáticos” pueden generar cargas eléctricas suficientescomo para dañar los dispositivos ESD.

5. No utilice productos químicos que incluya freón. Estos pueden generar cargas eléctricas suficientes comopara dañar los dispositivos ESD.

6. No saque un dispositivo ESD de repuesto de su embalaje protector hasta inmediatamente antes de suinstalación. (La mayor parte de los dispositivos ESD de repuesto están embalados con cables cortocircuita-dos eléctricamente entre sí mediante espuma conductora, papel de aluminio o materiales conductores simi-lares).

7. Inmediatamente antes de retirar el material protector de los cables de un dispositivo ESD de repuesto,ponga en contacto el material protector y el armazón o montaje decir cuitos en los que se instalará el dis-positivo.

PRECAUCIÓN: ASEGÚRESE DE QUE EL CHASIS O CIRCUITO NO RECIBEALIMENTACIÓN ELÉCTRICA, Y RESPETE TODAS LAS PRECAUCIONES DE SEGURIDAD.

8. Minimice los movimientos corporales durante el manejo de dispositivos ESD de repuesto ya desempaqueta-dos. (De lo contrario el movimiento inofensivo de, por ejemplo, el roce de su ropa o levantar los pies de unsuelo enmoquetado, puede generar la electricidad estática suficiente para dañar un dispositivo ESD).

PRECAUCIÓN. SÍMBOLOS GRÁFICOS

EL SÍMBOLO DEL RELÁMPAGO CON FLECHAS DENTRO DE UN TRIÁNGULO EQUILÁTEROESTÁ PENSADO PARA ALERTAR AL PERSONAL DE SERVICIO DE LA PRESENCIA DE“TENSIONES PELIGROSAS” NO AISLADAS, Y QUE PUEDEN TENER LA MAGNITUDSUFICIENTE COMO PARA CONSTITUIR UN RIESGO DE DESCARGA ELÉCTRICA.

EL SIGNO DE EXCLAMACIÓN DENTRO DE UN TRIÁNGULO EQUILÁTERO ESTÁ PENSADOPARA ALERTAR AL PERSONAL DE SERVICIO DE LA PRESENCIA DE INFORMACIÓNIMPORTANTE DE SEGURIDAD EN LA DOCUMENTACIÓN DE SERVICIO.

1-5Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE

INFORMACIÓN DE SERVICIO PARA EEPROM(PARTE DE DVD)

ENCENDIDO

Estado LOGO DEL DVD(estado SIN disco)

Tecla Pausa del mando a distancia,en orden: -->1-->4-->7-->2.

Presione el número 0~9, presione laletra A~F (1~6 durante unos momentos)

Utilice la tecla de flecha ( ) paradesplazar hasta la posición adecuada yrealizar cambios

Presione una vez la tecla Pausa

Los cambios serán aplicados cuando launidad esté APAGADA-->ENCENDIDA.

NAME

OPT 1OPT 2OPT 3OPT 4OPT 5OPT 6OPT 7OPT 8OPT 9OPT AOPT BOPT COPT DOPT EOPT FOPT G

HEX<A>415271670205FC32EC00000000000000

HEX<B>434F71670205FC32EC00000000000000

HEX<C>504571670205FC32EC00000000000000

HEX<D>434C71670205FC32EC00000000000000

DETECTAR NUEVO EEPROM(OPCIÓN ‘EDITAR PANTALLA’)

* <A>argentina<B>Colombia<C>Peru<D>Chile,Bolivia

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE 1-6

INFORMACIÓN DE SERVICIO PARA EEPROM(PARTE DE AMP)

ENCENDIDO

FLD no hay disco

Pulse simultáneamente durante 5 sel ‘2’ del control remoto + ‘STOP’

delantero

FLD ‘00….

Utilice las teclas de dirección ( )para desplazarse y realizar cambios

Pulse una vez la tecla ENTER

FLD ‘write ok’ (escritura OK) o‘up ok’ (subida OK)

Pulse simultáneamente el ‘2’ delcontrol remoto + ‘STOP’ e dirección

FLD muestra E2P CLR o EP CLR

Autoapagado

MODEL : HT303NAME HEXOPT 1 66OPT 2 4AOPT 3 21OPT 4 27OPT 5 50

MODEL : HT353NAME HEXOPT 1 66OPT 2 4AOPT 3 20OPT 4 27OPT 5 50

DETECTAR NUEVO EEPROM(OPCION ‘EDITAR PANTALLA’)

1-7Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE

CÓMO ACTUALIZAR LOS PROGRAMAS MICOM AUDIO Y DVD

1. Cómo actualizar el programa MICOM AUDIO

[Actualización mediante CD]1. Cambie el nombre de fichero para descargarlo como “(MODEL NAME)_(Version).HEX”.

Únicamente se permite el uso de mayúsculas.Ej.) HT353: “HT353_0709081.HEX”

2. Copie el fichero en la carpeta raíz de un CD y grábelo.3. Introduzca el CD en la unidad, y diríjase a la función DVD. A continuación comenzará el

proceso de actualización con la información actualizada.4. Si completa el proceso de actualización, la unidad se reiniciará con el mensaje “Finalizado”.

[Actualización mediante USB]1. Cambie el nombre de fichero para descargarlo como “(MODEL NAME)_(Version).HEX”.

Únicamente se permite el uso de mayúsculas.Ej.) HT353: “HT353_0709081.HEX”

2. Copie el fichero en la carpeta raíz del almacenamiento USB.3. Acople el USB a la unidad, y diríjase a la función USB. A continuación comenzará el proceso

de actualización con la información actualizada.4. Si completa el proceso de actualización, la unidad se reiniciará con el mensaje “Finalizado”.

2. Cómo actualizar el programa DVD.

[Actualización mediante CD]1. Renombre el nombre de fichero para realizar la descarga como “TARGET.BIN” en

mayúsculas.2. Copie el fichero en la carpeta “\MTK_UPG\” de un CD y grábelo.

Ej.) P:\MTK_UPG\TARGET.BIN3. Introduzca el CD en la unidad y, tras unos instantes, se abrirá la bandeja para CD con la

información de actualización en pantalla.4. Extraiga el CD y pulse la tecla UP (arriba) del control remoto.5. Retire y vuelva a conectar el cable de alimentación cuando la pantalla con el logotipo pase a

mostrar información de actualización. A continuación se completará el proceso de actualización.

[Actualización mediante USB]1. Renombre el nombre de fichero para realizar la descarga como “TARGET.BIN” en

mayúsculas.2. Copie el fichero en la carpeta “\MTK_UPG\” del USB formateado y grábelo.

Ej.) P:\MTK_UPG\TARGET.BIN3. Diríjase a la función USB y acople el USB a la unidad. La información de actualización se

mostrará en pantalla.4. Extraiga el USB y pulse la tecla UP (arriba) del control remoto.5. Retire y vuelva a conectar el cable de alimentación cuando la pantalla con el logotipo pase a

mostrar información de actualización. A continuación se completará el proceso de actualización.

1-8 Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE

ESPECIFICACIONES

GENERALTipo de corriente Consulte la etiqueta principalConsumo de energía Consulte la etiqueta principalPeso 2.5 kgDimensiones externas 360 x 62 x 305 mm(Ancho x Alto x Largo)Condiciones de operación Temperatura: desde 5°C hasta 35°C, Estado de operación: HorizontalHumedad para operación 5% a 85%

AMPLIFICADOR

Modo envolvente Frontal: 45W + 45W (potencia de salida nominal 30W, THD 10%)Central*: 45WEnvolvente*: 45W + 45W

(potencia de salida nominal 30W, 4 Ωat 1 kHz, THD 10%)Subwoofer*: 75W (potencia de salida nominal 60W, 8 Ωat 30 Hz, THD 10%)

ALTAVOCES (SH33SU)

Altavoz satélite/central Subwoofer Pasivo(SH33SU-S) (SH33SU-W)

Impedancia 4Ω 8 ΩDimensiones netas 99 x 114 x 86 mm 156 x 325 x 320 mm(anchoxaltoxprofundo)Peso neto 0.35 kg 3.5 kg

ALTAVOCES (SH33SD)

Altavoz satélite/central Subwoofer Pasivo(SH33SD-S) (SH33SD-W)

Impedancia 4Ω 8 ΩDimensiones netas 99 x 114 x 86 mm 156 x 325 x 320 mm(anchoxaltoxprofundo)Peso neto 0.35 kg 3.5 kg

Los diseños y especificaciones están sujetos a cambios sin previo aviso.

(*Dependiendo de la configuración delmodo de sonido y de la fuente,puede no haber salida de sonido.)

2-1Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE

SECCIÓN 2. PARTE ELECTRICAGUÍA DE SOLUCIÓN DE AVERÍAS

1. Circuito de alimentacion

NO COMPROBAR ENCHUFE DEALIMENTACIÓN Y CIRCUITO DE ENERGÍA

NO COMPROBAR CIRCUITO DEENERGÍA

NO COMPROBAR CIRCUITODEL LÁSER

COMPROBAR CIRCUITO DEENFOQUE

COMPROBAR DISCO

NO COMPROBAR CIRCUITO SERVODE AJUSTE

NOCOMPROBAR CIRCUITO DE AUDIO

¿Se enciende el LEDrojo de potencia?

¿ESTÁ ENCENDIDO?

¿REALIZALA TAREA INICIAL DE

LECTURA?

¿INICIALA REPRODU

CCIÓN?

COMPROBARCIRCUITO DE

AUDIO

ENCENDER EL EQUIPO

CONECTAR CABLE DEALIMENTACIÓN.

ACEPTAR

2-2 Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE

2. Circuito frontal (1/2)

NO NOVOLVER A CONECTARLO

SÍ SÍ

COMPROBAR SI ELPN103 ES CORRECTO¿Se apaga el LED rojo?

NO NOCONSULTAR PARTE SMPS.

SÍSÍ

COMPROBARSI LA ALIMENTACIÓN

FRONTAL ESCORRECTA

¿EL DIGITRÓNESTÁ ACTIVADO CON

NORMALIDAD?

NO NO COMPROBAR PATRÓN YRESOLDADO

COMPROBARSI EL RC2 ESCORRECTO

COMPROBAR SIEL CONTROL REMOTO ES

CORRECTO

COMPROBAR SITODOS LOS BOTONES

FUNCIONANCORRECTAMENTE

ENCENDIDO

B/D FRONTALCORRECTO

1

2

2-3Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE

3. Circuito frontal (2/2)

2

NOCONSULTAR POTENCIA (SMPS).

NO

COMPROBAR CIRCUITO RM.

Comprobar sila parte de potencia frontal

es correcta.

NOCONSULTAR CIRCUITO MICOM.

Comprobar si la formade onda del control remoto de la clavija 5 del

PN301 es correcta.

Comprobar sila tensión del RC2es correcta (5 V)

Volver a soldar osustituir el RC2.

1

NOCONSULTAR POTENCIA (SMPS).

NO

Sustituir R345 ~ R350.

Comprobarsi la parte de potencia

frontal es correcta.

COMPROBAR SI ELR345~R350 ES CORRECTO

CONSULTARCIRCUITO MICOM

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE 2-4

4. Flujo de funcionamiento del sistema

Sí¿Está cerradala bandeja?

1. Iinicia los registros SERVO, DSP y RISC2.Escribir el código RISC en SDRAM3.Reiniciar RISC

Mostrar LOGO

Bandeja en posición cerrada

¿SLED en el lado interno?

¿Recibe la ordenABRIR/CERRAR?

¿Recibe la ordenCERRAR?

SLED se desplaza a la posición interna

1.Estimar la existencia y el tipo de disco2.Pasar al procedimiento de lectura del disco pertinente

1.Ejecutar presionar la tecla y la tecla IR2.Bucle de rutina de funcionamiento del sistema

NO

NO

NO

NO

1.Cesar la reproducción y abrir la bandeja2.Mostrar mensaje de bandeja abierta y LOGO

ENCENDIDO

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE2-5

5. Flujo de prueba y eliminación de errores

NOComprobar PARTE DE POTENCIA

NOComprobar PARTE DE POTENCIA

PRUEBAComprobar la tensión deCA en la PCBA (110 V

ó 220 V)

NOComprobar los reguladores o diodos.

NO

1. Comprobar el reloj de 27 MHz del sistema.2. Comprobar el circuito de reinicio del sistema.3. Comprobar la señal de activación de FLASH

R/W, PRD, RWR.4. Comprobar el circuito relacionado con la

memoria FLASH.

NO

Sustituir FLASH

¿Son correctaslas salidas de tensión CC? (12V, 5.6V,

3.5V, 5V,7V, 34V).

¿Son las salidas de3.5V y 5 V de CC normales en la

PCBA principal?

¿Ha sido correcta laactualización FLASH?

Encender el PCBA

PRUEBA

A

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE 2-6

NO NO

Comprobar las líneas deconexión entre FLASH yMT1389/L y si el tiempo deacceso a FLASH es o nocorrecto.

Comprobar la conexión delcable de AV al equipo de TV.

¿Funcionacorrectamente la memoria

flash?

NOComprobar las líneas deconexión entre SDRAM(IC504) y MT1389/L, y si elSDRAM ha sufrido daños.

¿SDRAM funcionacorrectamente?

NOComprobar el circuitorelacionado de las clavijasPins99, 102, 103, 104 deMT1389/L IC50.

¿Son correctas lassalidas de VÍDEO

MT1389/L?

¿Mostrar el LOGO?

NO NO ¿Es normal laseñal OPEN_SW,

CLOSE_SW?

Comprobar la conexión delcable entre la PCBA principaly el cargador. (MECHA)

¿Es normal laseñal OPEN_SW,

CLOSE_SW?

NO Comprobar las clavijas IO decontrol de la bandeja en

MT1389/L.

¿Son normaleslas señales ABRIR, CERRAR y

ABRIR BANDEJA?

NO Comprobar el circuito IC401 deamplificación de control de la

bandeja.

¿Es normal la señalLOAD+ y LOAD -?

¿Se desplazala bandeja en el interior cuando no

se encuentra en posicióncerrada?

ENCENDIDO

A

B

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE2-7

NO NO Comprobar la línea deconexión del DRV_MUTE

Comprobar la conexión delcable con MECHA.

No introducir un disco y cerrarla bandeja.

¿Está alta la clavijaDRV_MUTE de la unidad del

motor?

NO Comprobar el circuitorelacionado de SLEGN.

¿Está alta la clavijaDRV_MUTE de la unidad

del motor?

NO Comprobar el circuito deamplifi-cación en la unidad delmotor.

¿Son correctas lassalidas de SLED+ y

SLED-?

¿Se desplaza elSOPORTE hacia el interior

cuando no se encuentraen posición exterior?

NO NO Comprobar conexión deenfoque en MT1389/L y la

unidad del motor.

Comprobar la conexión delcable con el cabezal de

lectura.

¿Enfoque correctoa la unidad del motor?

NO Comprobar el circuito deamplifi-cación en la unidad del

motor.

¿Son correctas lassalidas de F+ y F-?

¿Experimentadesplazamientos la lente

óptica para buscar elenfoque?

B

C

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE 2-8

NO

NO

NOComprobar el circuito depotencia del láser en MT1389/Ly la conexión del transistor depotencia. (Q401, Q402).

Comprobar la conexión delcable entre la salida del

transistor y el lector.

Láser apagado

Comprobar la conexión RF entreAM5890 y MT1389/L.

¿Son correctas lassalidas del DVDLS

o CDLD?

NO Comprobar el circuitorelacionado en el transistor depotencia del láser.

¿Es correcta latensión del colector deltransistor de potencia?

(Q401,Q402)

¿Se enciendeel láser durante la lectura del

disco?

¿Introducir disco?

NO NO Comprobar el circuitorelacionado con el LECTOR en

MT1389/L.

Comprobar la conexión delcable entre el lector y la PCB

principal.

¿Es correcta la salidadel LECTOR en

MT1389/L?

NO Comprobar el circuito deamplificación de control del

lector en la unidad del motor.

¿Es correcta la salidaSPNP SPNN?

¿Gira correctamenteel lector?

NO NO Comprobar el circuitorelacionado en la señal RF del

MT1389/L.¿Es correcta la salida

RF en MT1389/L.¿Es correcta la IS del disco?

C

D

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE2-9

NO NO Comprobar las conexionesentre MT1389/L y el cabezallector.

Comprobar la conexiónCD_DVDCT entre IP9009 y

MT1389/L.

Comprobar la conexión del cableen el cabezal de lectura.

Señalescorrectas en A, B, C, D de

MT1389/L.

NO Comprobar el circuitorelacionado en la señalCD-DVDCT del MT1389/L.

¿Es correctala señal CD-DVDCT

en el MT1389/L.

¿Es correctoel enfoque ENCENDIDO?

NO Comprobar la forma de ondade la señal RF

¿Está el discoen reproducción?

NO NO Comprobar el circuitorelacionado en MT1389/L.

NO Comprobar conexión de PISTAen MT1389/L y la unidad del

motor.

NOComprobar el circuito de

amplifi-cación de control deseguimiento en la unidad

del motor.

¿Es correctala señal CD-DVDCT en el

MT1389/L?

¿Es correcta laseñal de PISTA en

MT1389/L?

¿Es correctala salida TR+ y TR-?

¿Es correcta lapista actual?

D

E

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE 2-10

NO NOComprobar la conexión entreIC704 BCK, LRCK, ADATAO

Comprobar circuito de amp.digital (IC702, IC703)

¿Recibe el PWM ICel flujo de datos de fecha

correcto?

NOComprobar el circuito rela-cionado de PWM. (Comprobarsalida de audio en las clavijasPins 55, 59, 61, 62, 68, 71, 75).

¿Es normal lasalida del PWM IC?

(IC704)

¿Es normal lasalida de audio cuando

el disco está enreproducción?

E

TÉRMINO DE LA PRUEBA

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE2-11

6. PROTECCIÓN AMP

NOCORRECTO.

Aparece continuamente"PROTECTION" en el FLD.

NOCambie el IC101.

¿La señal IC101de la clavija pin54 es

"LOW" (0V)?

NORecambie Q701 y Q702.¿Son normales Q701 y Q702?

Desconecte el cable de alimentación yconéctelo de nuevo.

Encendido.

Aparece "PROTECTION" en el FLD.

Cambie el ST AMP IC (IC702, IC703).

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE 2-12

7. Circuito µ-COM de AUDIO (DVD y AMP)

Comprobar módulodel DVD.

Comprobar SMPS.

ACEPTAR

ENCENDIDO

¿ApareceCD/DVD en el

FLD?

NO¿Aparecela Carga en el

FLD?

¿ApareceError del DVD

en el FLD?

Does Aux,Scart, opt and FM 87.5

appear at FLD.

¿Aparece Sindisco o Tiempo en

el FLD?

Comprobar sila inserción Micom

de audio del DVD escorrecta.

Comprobarpotencia.

Sustituir el IC101.

SÍNO

NO

NO

NO

Consultar SMPS.NO

Consultar el circuito deloscilador.

NO

Comprobar el reiniciode forma de onda del

IC101.

NO

NO

Comprobarparte de potencia en

B/D principal.

Comprobar osciladordel X101.

Comprobarsi la clavija 5 delIC101 está alta.

Comprobar laexistencia de 3.3 V en

la línea.

NO

Comprobar el circuitode la sección de

potencia.

NO

Comprobarsi las clavijas 9,36,59 y

del IC101 estánaltas (5V).

Comprobarsi la clavija 49 delIC101 está alta.

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE2-13

DETALLES Y FORMAS DE ONDA EN LAS PRUEBAS Y ELIMINACIÓNDE ERRORES DEL SISTEMA1. SEÑAL DE 27 MHz DEL RELOJ, REINICIO, FLASH R/W DEL SISTEMA1) El reloj principal del MT1389/L se encuentra a 27 MHz (X501)

1

3 2

4

FIG 1-1

2) El reinicio del MT1389/L es muy activo.

Entrada del cable de alimentación

FIG 1-2

1

1

2

3

4

1

2

3

4

IC501

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE 2-14

2. RELOJ SDRAM

1) El reloj principal del MT1389/L se encuentra a 27 MHz (X501)

DCLK = 93MHz, Vp-p=2.2, Vmax=2.7V

FIG 2-1

3) Señal de activación de flash R/W durante la descarga (descarga)

FIG 1-4

12

1

1

2

1

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE2-15

3) Forma de onda de la bandeja abierta

FIG 3-3

3. SEÑAL ABRIR/CERRAR BANDEJA

1) Forma de onda de la bandeja abierta/cerrada

FIG 3-1

2) Forma de onda de la bandeja cerrada

FIG 3-2

2

1

3

4

1

23

4

1

2

3

4

1

23

4

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE 2-16

4. SEÑAL RELACIONADA CON EL CONTROL SLED (CONDICIÓN ‘SIN DISCO’)

FIG 4-1

1

2

34

1

2

3

4

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE2-17

6. SEÑAL RELACIONADA CON EL CONTROL DEL LÁSER (CONDICIÓN ‘SIN DISCO’)

FIG 6-1

5. SEÑAL RELACIONADA CON EL CONTROL DE LA LENTE (CONDICIÓN ‘SIN DISCO’)

FIG 5-1

1

32

13

2

1

2

3

1

2

3

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE 2-18

FIG 7-2 (DVD)

7. FORMAS DE ONDA DE ESTIMACIÓN DEL TIPO DE DISCO

FIG 7-1 (DVD)

1

2

3

IC501

IC501

1

2

3

1

2

3

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE2-19

FIG 7-4 (CD)

FIG 7-3 (CD)

1

2

3

IC501

1

2

3

1

2

3

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE 2-20

FIG 8-2 (CD)

8. ATENCIÓN A LAS FORMAS DE ONDA

FIG 8-1 (DVD)

1

2

3

1

2

3

4

4

1

2

43

IC501

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE2-21

9. FORMAS DE ONDA DE CONTROL DEL LECTOR (CONDICIÓN ‘SIN DISCO’)

FIG 9-1

10. SEÑAL RELACIONADA CON EL CONTROL DE SEGUIMIENTO (Comprobación del sistema)

FIG 10-1(DVD)

1

23

1

1

2

3

1

2

3

4IC501

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE 2-22

11. FORMAS DE ONDA DE LA SALIDA DE VÍDEO MT1389/L

1) Señal de barra a todo color (COMPUEST.)

FIG 11-1

FIG 10-2(CD)

34

2

1

1

2

4

1

3

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE2-23

ASDATA3

1) Audio I/D

FIG 12-1

2) Y

FIG 11-2

12. SALIDA DE AUDIO PROCEDENTE DE MT1389L

1

1 3 2

IC501

IC501

1

1

2

3

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE 2-24

1)

• R703 → TP704

2)

• R720 → TP711

3)

• R704 → TP707orR717 → TP705

4)

• R709 → TP713

5)

• R707 → TP702

6)

• R701 → TP708

13. FORMAS DE ONDA DEL DVD Y AMP

6

5

1

4

3

2

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE2-25

RF

H / O

PIN

N /

RF

G / O

PIN

P /

RF

IN / O

PO

UT

/R

FIP

AG

ND

18A

VD

D18_1

AD

AC

VD

D2

AD

AC

VD

D1

ALF

/ CE

NT

ER

/ GP

IOA

LS / G

PIO

AL / G

PIO

1A

VC

MA

R / G

PIO

0A

RS

/ GP

IOA

RF

/ LFE

/ GP

IO

AA

DV

DD

AK

IN1 / G

PIO

21 / Audio_m

uteA

DV

CM

/ GP

IO20 /

AK

IN2 / G

PIO

19 / Audio_m

ute

AD

AC

VS

S1

AD

AC

VS

S2

AP

LLCA

PA

PLLV

DD

AA

DV

SS R B G

DA

CV

DD

AD

AC

VD

DB

CV

BS

DA

CV

SS

C FS

128127126125124123122121120119118117116115114113112111110109108107106105104103102101100 99 98 97

RFA 1 96 VREFRFB 2 95 DACVDDCRFC 3 94 GPIO13

RFD 4 93 SPDIF / GPIO12RFE 5 92RFF 6 91

GPIO11GPIO10

7 90AVDD18_2 DVDD18

AVDD33_1 8 89 GPIO9XTALI 9 88 GPIO8

XTALO 10 87 GPIO7 / CKE

AGND33 11 86 RA3V20 12 85 RA2V14 13 84 DVDD33

REXT 14 83 RA1 MDI1 15 82 RA0MDI2 16 81 RA10LDO1 17 80 BA1LDO2 18 79 DVSS18

AVDD33_2 19 78 BA0DMO 20 77 RAS#FMO 21 76 CAS#

TRAY_OPEN 22 75 RWE#TRAY_CLOSE 23 74 RA4

TRO 24 73 RA5FOO 25 72 RA6

26 71 RA7USB_DP 27 70 RA8USB_DM 28 69 RA9

VDD33_USB 29 68 DVDD33VSS33_USB 30 67 RA11

PAD_VRT 31 66 RCLKVDD18_USB 32 65 DQM1

33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64

SF

_CS

_S

F_D

OS

F_D

IS

F_C

KU

P1_6 / S

CL

UP

1_7 / SD

AIC

EP

RS

T#

IR RD

0R

D1

RD

2R

D3

RD

4D

VD

D33

RD

5R

D6

RD

7D

VD

D18

DQ

M0

RD

15R

D14

RD

13R

D12

DV

SS

33R

D11

RD

10R

D9

RD

8

MT1389L

FG / GPIO2

GP

IO3 / IN

T#

GP

IO4

GP

IO6

1. IC501 MPEG(MT1389L)

• CONFIGURACIÓN DE PINS

DIAGRAMA DE BLOQUE INTERNO DE CIs

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE 2-26

RF Amplifier

DVDPUH

Module

Servo IO

SpindleControl

ServoProcessor

MemoryController

FLASHROM

DRAM

GPIO

VideoProcessor

108MHzTV Encoder

Video DAC

CVBS, Y/CComponent

Video

SystemParser

MPEG-1/2/4

JPEG

Video Decoder

AudioDSP

AudioOuptut

DebugPort

SDPIF

AudioDAC

SystemCPU

IR/VFD

De-interlacer

CPPM/CPRMDRM

32-bitRISC

MotorDrive

PCM output

Internal6ch Audio DACs

6ch Audio Analogoutputs

Audio Mic1

Audio Mic2Internal

Audio ADC

USB 2.0 HighSpeed

controller

MS/SD/MMCCard

Controller

USB 2.0 High/ Full Speed

Device

MS/SD/MMCFlash Card

1. IC501 MPEG(MT1389L)

• DIAGRAMA DE BLOQUE

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE2-27

1. IC501 MPEG(MT1389L)

• DESCRIPCIÓN DE PINS

Pin Main Alt. Type DescriptionAnalog I nterface (66)

125 RFIP Analog Input AC coupled DVD RF signal input RFIP126 RFIN OPOUT Analog Input AC coupled DVD RF signal input RFIN127 RFG OPINP Analog Input Main beam, RF AC input path128 RFH OPINN Analog Input Main beam, RF AC input path1 RFA Analog Input RF main beam input A2 RFB Analog Input RF main beam input B3 RFC Analog Input RF main beam input C4 RFD Analog Input RF main beam input D5 RFE Analog Input RF sub beam input E6 RFF Analog Input RF sub beam input E7 AVDD18_2 Analog power Analog 1.8V power8 AVDD33_1 Analog power Analog 3.3V power9 XTALI Input 27MHz crystal input10 XTALO Output 27MHz crystal output11 AGND33 Analog Ground Analog Ground12 V20 Analog output Reference voltage 2.0V13 V14 Analog output Reference voltage 1.4V

14 REXT Analog InputCurrent reference input. It generates reference current for RF path. Connect an external 15K resistor to this pin and AVSS

15 MDI1 Analog Input Laser power monitor input16 MDI2 Analog Input Laser power monitor input17 LDO1 Analog Output Laser driver output18 LDO2 Analog Output Laser driver output19 AVDD33_2 Analog Power Analog 3.3V power20 DMO Analog Output Disk motor control output. PWM output21 FMO Analog Output Feed motor control. PWM output22 TRAY_OPEN Analog Output Tray PWM output/Tray open output23 TRAY_CLOSE Analog Output Tray PWM output/Tray close output

24 TRO Analog OutputTracking servo output. PDM output of tracking servo compensator

25 FOO Analog OutputFocus servo output. PDM output of focus servo compensator

26 FG GPIO2 Analog1) Motor Hall sensor input 2) GPIO

27 USB_DP Analog Input USB port DPLUS analog pin28 USB_DM Analog Input USB port DMINUS analog pin29 VDD33_USB USB Power USB Power pin 3.3V30 VSS33_USB USB Ground USB ground pin31 PAD_VRT Analog Inout USB generating reference current32 VDD18_USB USB Power USB Power pin 1.8V95 DACVDDC Power Power96 VREF Analog Bandgap reference voltage97 FS Analog Full scale adjustment (suggest to use 560 ohm)98 DACVSSC Ground Ground pin for video DAC circuitry99 CVBS Analog Analog composite output

• Abbreviations:SR: Slew RatePU: Pull UpPD: Pull DownSMT: Schmitt Trigger4mA~16mA: Output buffer driving strength.

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE 2-28

Pin Main Alt. Type Description100 DACVDDB Power 3.3V power pin for video DAC circuitry101 DACVDDA Power 3.3V power pin for video DAC circuitry102 Y/G Analog Green, Y, SY, or CVBS103 B/CB/PB Analog Blue, CB/PB, or SC104 R/CR/PR Analog Red, CR/PR, CVBS, or SY105 AADVSS Ground Ground pin for 2ch audio ADC circuitry

` 1) Audio ADC input 2 2) MS_CLK set B3) MCDATA

106 AKIN2 Analog 4) Audio Mute 5) HSYN/VSYN output 6) C5 7) GPIO1) 2ch audio ADC reference voltageC

107 ADVCM Analog 2) C63) GPIO1) Audio ADC input 1 2) MS_D0 set B 3) Audio Mute

108 AKIN1 Analog4) HSYN/VSYN output 5) C7 6) GPIO

109 AADVDD Power 3.3V power pin for 2ch audio ADC circuitry110 APLLVDD3 Power 3.3V Power pin for audio clock circuitry111 APLLCAP Analog InOut APLL external capacitance connection112 ADACVSS2 Ground Ground pin for audio DAC circuitry113 ADACVSS1 Ground Ground pin for audio DAC circuitry

114 ARF / LFE GPIO Analog Output

1) Audio DAC sub-woofer channel output 2) While internal audio DAC not used:a. ACLK b. GPIO

115 ARS GPIO Analog Output

1) Audio DAC right Surround channel output2) While internal audio DAC not used:a. ABCKb. GPIO1) Audio DAC right channel output2) While internal audio DAC not used:

116 AR Analog Output a. SDATA2b. GPIOc. RXD2

117 AV CM Analog Audio DAC reference voltage

118 AL GPIO Analog Output

1) Audio DAC left channel output2) While internal audio DAC not used:a. SDATA1b. GPIOc. RXD1

119 ALS GPIO Analog Output

1) Audio DAC left Surround channel output2) While internal audio DAC not used:a. ALRCKb. GPIO

120 ALF /CENTER GPIO Analog Output

1) Audio DAC center channel output2) While internal audio DAC not used:a. ASDATA0b. GPIO

121 ADACVDD1 Analog Power 3.3V power pin for audio DAC circuitry122 ADACVDD2 Analog Power 3.3V power pin for audio DAC circuitry123 AVDD18_1 Analog Power Analog 1.8V power124 AGND18 Analog Ground Analog Ground

General Power/ Ground (7)54, 90 DVDD18 Power 1.8V power pin for internal digital circuitry

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE2-29

Pin Main Alt. Type Description79 DVSS18 Ground 1.8V Ground pin for internal digital circuitry

50, 68,84 DVDD33 Power 3.3V power pin for internal digital circuitry60 DVSS Ground 3.3V Ground pin for internal digital circuitry

Micro Controller , Flash I nterface and GPIO(12)

33 GPIO3 INT#InOut 1) General purpose IO 38mA, SR 2) Microcontroller external interrupt 1PD, SMT

34 GPIO4InOut

General purpose IO 44mA, PD

35 GPIO6InOut

General purpose IO 64mA, PD

36 SF_CS_InOut8mA, SR Serial Flash Chip SelectPU, SMT

37 SF_DOInOut8mA, SR Serial Flash DoutPD, SMT

38 SF_DIInOut8mA, SR Serial Flash DinPU, SMT

39 SF_CKInOut8mA, SR Serial Flash ClockPD, SMT

40 UP1_6 SCLInOut 1) Microcontroller port 1-68mA, SR 2) I2C clock pinPU, SMT

41 UP1_7 SDAInOut 1) Microcontroller port 1-74mA, SR 2) I2C data pinPU, SMT

42 ICEInput

Microcontroller ICE mode enablePD, SMT

43 PRST#Input

Power on reset input, active lowPU, SMT

44 IRInput

IR control signal inputSMTDram Interface (37) (Sorted by position)

45 RD0InOut

DRAM data 04mA

46 RD1InOut

DRAM data 14mA

47 RD2InOut

DRAM data 24mA

48 RD3InOut

DRAM data 34mA

49 RD4InOut

DRAM data 44mA

51 RD5InOut

DRAM data 54mA

52 RD6InOut

DRAM data 64mA

53 RD7InOut

DRAM data 74mA

55 DQM0InOut

Data mask 04mA, PD

56 RD15InOut

DRAM data 154mA

57 RD14InOut

DRAM data 144mA

58 RD13InOut

DRAM data 134mA

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE 2-30

Pin Main Alt. Type Description

59 RD12InOut

DRAM data 124mA

61 RD11InOut

DRAM data 114mA

62 RD10InOut

DRAM data 104mA

63 RD9InOut

DRAM data 94mA

64 RD8InOut

DRAM data 84mA

65 DQM1InOut

Data mask 14mA, PD

66 RCLKInOut

Dram clock4mA, PD

67 RA11InOut

DRAM address bit 114mA, PD

69 RA9InOut

DRAM address 94mA, PD

70 RA8InOut

DRAM address 84mA, PD

71 RA7InOut

DRAM address 74mA, PD

72 RA6InOut

DRAM address 64mA, PD

73 RA5InOut

DRAM address 54mA, PD

74 RA4InOut

DRAM address 44mA, PD

75 RWE#Output

DRAM Write enable, active low4mA, PD

76 CAS#Output

DRAM column address strobe, active low4mA, PD

77 RAS#Output

DRAM row address strobe, active low4mA, PD

78 BA0InOut

DRAM bank address 04mA, PD

80 BA1InOut

DRAM bank address 14mA, PD

81 RA10InOut

DRAM address 104mA, PD

82 RA0InOut

DRAM address 04mA, PD

83 RA1InOut

DRAM address 14mA, PD

85 RA2InOut

DRAM address 24mA, PD

86 RA3InOut

DRAM address 34mA, PD1) GPIO 72) Dram Clock Enable

87 GPIO7 CKEInOut 3) MS_CLK set A4mA, PD 4) Audio Mute

5) HSYN/VSYN input6) C0

GPIO (6)

88 GPIO8

1) GPIO82) MS_BS set A

InOut 3) SD_CLK set A4mA, PD 4) ASDATA2

5) ACLK

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE2-31

Pin Main Alt. Type Description6) Audio Mute7) HSYN/VSYN input8) C11) GPIO92) MS_D0 set A

89 GPIO9 InOut 3) SD_CMD set A4mA, PD 4) ASDATA1

5) ABCK6) C27) RXD11) GPIO102) SD_CLK set B3) SD_D0 set A

91 GPIO10InOut 4) ASDATA04mA, PD 5) ALRCK

6) HSYN/VSYN output7) C38) TXD11) GPIO112) SD_CMD set B

92 GPIO11InOut 3) MS_BS set B4mA, PD 4) Audio Mute

5) HSYN/VSYN output6) C4

93 SPDIF GPIO12InOut 1) SPDIF output2mA, PD 2) GPIO12

1) GPIO13

94 GPIO13InOut 2) SD_D0 set B4mA, PD 3) ALRCK

4) Audio Mute5) YUVCLK

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE 2-32

2. IC401 MOTOR DRIVER

• CONFIGURACIÓN DE PINS

• DIAGRAMA DE BLOQUE

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE2-33

1. IC501 MPEG(MT1389L)

• DESCRIPCIÓN DE PINS

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE 2-34

3. IC101 MICOM1389L)

• CONFIGURACIÓN DE PINS

P83

/AN

3

P84

/AN

4

P85

/AN

5

P86

/AN

6

PC

0

PC

1

PC

2

PC

3

PC

4

PC

5/D

BG

P0

PC

6DB

GP

1

PC

7/D

BG

P2

VD

D3

VS

S3

P30

P31

LC87F5M64A

49

50

51

52

53

54

55

56

57

58

59

60

61

62

63

64

32

31

30

29

28

27

26

25

24

23

22

21

20

19

18

17

48 41

161514131211109876541 2 3

33343536373839404243444547 46

P70/INT0/T0LCP/AN8

P71/INT1/T0HCP/AN9

P72/INT2/T0IN/NKIN

P73/INT3/T0IN

RES

XT1/AN10

XT2/AN11

VSS1

CF1

CF2

VDD1

P80/AN0

P81/AN1

P82/AN2

P10/SO0

P11/SI0/SB0

P32/UTX1

P33/URX1

P34/UTX2

P35/URX2

P36

P37

P27/INT5/T1IN

P26/INT5/T1IN

P25/INT5/T1IN

P24/INT5/T1IN/INT7

P23INT4/T1IN

P22/INT4/T1IN

P21/INT4/T1IN

P20/INT4/T1IN/INT6

P07/T7O

P06/T6O

P12

/SC

K0

P13

/SO

1

P14

/SI1

/SB

1

P15

/SC

K1

P16

/T1P

WM

L

P17

/T1P

WM

H/B

UZ

PW

M2

PW

M3

VD

D2

VS

S2

P00

P01

P02

P03

P04

P05

/CK

O Top view

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE2-35

• DIAGRAMA DE BLOQUE

Interrupt control

Standby control

IR PLA

Bus interface

Port 0

Port 1

SIO0

SIO1

Timer 0

Timer 1

Timer 4

Timer 5

Port 2

Port 7

Port 8

ADC

ALU

Flash ROM

PC

ACC

B register

C register

PSW

RAR

RAM

Stack pointer

Watchdog timer

CF

RC

X’tal

MRC

Clo

ckge

nera

tor

UART2 On-chip Debugger

ROM correct

PWM2/3

UART1

Base timer

Port C

Timer 6

INT0 to INT7Noise filter

Port 3

Timer 7

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE 2-36

1. IC501 MPEG(MT1389L)

• DESCRIPCIÓN DE PINS

Pin Name I/O Description Option

VSS1, VSS2

VSS3

- - Power supply pin No

VDD1, VDD2

VDD3

- + Power supply pin No

Port 0

P00 to P07

I/O • 8-bit I/O port

• I/O specifiable in 4-bit units

• Pull-up resistor can be turned on and off in 4-bit units

• HOLD release input

• Port 0 interrupt input

• Shared Pins

P05 : Clock output (system clock / can selected from sub clock)

P06 : Timer 6 toggle output

P07 : Timer 7 toggle output

Yes

Port 1

P10 to P17

I/O • 8-bit I/O port

• I/O specifiable in 1-bit units

• Pull-up resistor can be turned on and off in 1-bit units

• Pin functions

P10 : SIO0 data output

P11 : SIO0 data input/bus I/O

P12 : SIO0 clock I/O

P13 : SIO1 data output

P14 : SIO1 data input/bus I/O

P15 : SIO1 clock I/O

P16 : Timer 1 PWML output

P17 : Timer 1 PWMH output/beeper output

Yes

Port 2 • 8-bit I/O port

• I/O specifiable in 1-bit units

• Pull-up resistor can be turned on and off in 1-bit units

• Other functions

P20: INT4 input/HOLD reset input/timer 1 event input/timer 0L capture input/

timer 0H capture input/INT6 input/timer 0L capture 1 input

P21 to P23 : INT4 input/HOLD reset input/timer 1 event input/timer 0L capture input/

timer 0H capture input

P24: INT5 input/HOLD reset input/timer 1 event input/timer 0L capture input/

timer 0H capture input/INT7 input/timer 0H capture 1 input

P25 to P27: INT5 input/HOLD reset input/timer 1 event input/timer 0L capture input/

timer 0H capture input

• Interrupt acknowledge type

Rising FallingRising/

FallingH level L level

INT4

INT5

INT6

INT7

enable

enable

enable

enable

enable

enable

enable

enable

enable

enable

enable

enable

disable

disable

disable

disable

disable

disable

disable

disable

P20 to P27

I/O Yes

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE2-37

Pin Name I/O Description Option

Port 7 • 4-bit I/O port

• I/O specifiable in 1-bit units

• Pull-up resistor can be turned on and off in 1-bit units

• Shared pins

P70 : INT0 input/HOLD reset input/timer 0L capture input/watchdog timer output

P71 : INT1 input/HOLD reset input/timer 0H capture input

P72 : INT2 input/HOLD reset input/timer 0 event input/timer 0L capture input/

high speed clock counter input

P73 : INT3 input (with noise filter)/timer 0 event input/timer 0H capture input

AD converter input port: AN8 (P70), AN9 (P71)

• Interrupt acknowledge type

Rising FallingRising/

FallingH level L level

INT0 enable enable disable enable enable

INT1 enable enable disable enable enable

INT2 enable enable enable disable disable

INT3 enable enable enable disable disable

P70 to P73

I/O No

Port 8

P80 to P86

I/O • 7-bit I/O port

• I/O specifiable in 1-bit units

• Shared pins

AD converter input port : AN0 (P80) to AN6 (P86)

No

PWM2

PWM3

I/O • PWM2 and PWM3 output ports

• General-purpose I/O available

No

Port 3

P30 to P37

I/O • 8-bit I/O port

• I/O specifiable in 1-bit units

• Pull-up resistor can be turned on and off in 1-bit units

• Pin functions

P32: UART1 transmit

P33: UART1 receive

P34: UART2 transmit

P35: UART2 receive

Yes

Port C

PC0 to PC7

I/O • 8-bit I/O port

• I/O specifiable in 1-bit units

• Pull-up resistor can be turned on and off in 1-bit units

• Pin functions

PC5 to PC7: On-chip Debugger

Yes

RES Input Reset pin No

XT1 Input • 32.768kHz crystal oscillator input pin

• Shared pins

General-purpose input port

AD converter input port : AN10

Must be connected to VDD1 if not to be used.

No

XT2 I/O • 32.768kHz crystal oscillator output pin

• Shared pins

General-purpose I/O port

AD converter input port : AN11

Must be set for oscillation and kept open if not to be used.

No

CF1 Input Ceramic resonator input pin No

CF2 Output Ceramic resonator output pin No

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE 2-38

4. IC201 ADC(CS5345)

• CONFIGURACIÓN DE PINS

1

2

3

4

5

6

7

8

9

10

11

12

13 14 15 16 17 18 19 20 21 22 23 24

48 47 46 45 44 43 42 41 40 39 38 37

36

35

34

33

32

31

30

29

28

27

26

25

VLSSDA/CDOUT

AG

ND

OV

FL

SCL/CCLK

AD0/CS

AD1/CDIN

VLC

RESET

AIN3A

AIN3B

AIN2A

AIN2B

AIN1A

AIN1B

VA

AF

ILT

B

VQ

TS

TO

FIL

T+

TS

TO

AIN

4A/M

ICIN

1

AIN

4B/M

ICIN

2

AIN

5A

AIN

5B

AF

ILT

A

TSTO

NC

NC

AGND

AGND

VA

PGAOUTB

PGAOUTA

AIN6B

AIN6A

MICBIAS

INT

VD

DG

ND

MC

LK

LRC

K

SC

LK

SD

OU

T

NC

NC

NC

TS

TI

CS5345

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE2-39

VLS0.1 µF

+1.8Vto +5V

DGND

VLC

0.1 µF

+1.8Vto +5V

SCL/CCLK

SDA/CDOUT

AD1/CDIN

RESET

2 k

See Note 1

AGND

AD0/CS

Note 1: Resistors are requiredfor IC control port operation

Micro-Controller

0.1 µF

VA

* Capacitors must be C0G or equivalent

Digital AudioCapture LRCK

SDOUT

MCLK

SCLK

PGAOUTA

PGAOUTB

2.2nFAFILTAAFILTB

OVFL

2.2nF

3.3 µF

3.3 µF

47 µF0.1 µF

VQFILT+

10 µF

AGND

* *

2 k

INT

47 µF

AIN1A Left Analog Input 110 µF

10 µF

1800 pF

1800 pF

100 k

100 k 100

100

AIN1B Right Analog Input 1

AIN2A Left Analog Input 210 µF

10 µF

1800 pF

1800 pF

100 k

100 k 100

100

AIN2B Right Analog Input 2

AIN3A Left Analog Input 310 µF

10 µF

1800 pF

1800 pF

100 k

100 k 100

100

AIN3B Right Analog Input 3

AIN4A/MICIN1 Left Analog Input 410 µF

10 µF

1800 pF

1800 pF

100 k

100 k 100

100

AIN4B/MICIN2 Right Analog Input 4

AIN5A Left Analog Input 510 µF

10 µF

1800 pF

1800 pF

100 k

100 k 100

100

AIN5B Right Analog Input 5

AINA Left Analog Input ;10 µF

10 µF

1800 pF

1800 pF

100 k

100 k 100

100

AIN6B Right Analog Input 6

MICBIAS

AGND

0.1 µF

*

*

*

*

*

*

*

*

*

*

*

*

NCNCNCNCNC

TSTITSTOTSTOTSTO

10 µF+3.3V to +5V

0.1 µF10 µF 0.1 µF

VAVD

+3.3V to +5V

RL

See Note 2

Note 2 The value of RL isdictated by the microphonecarteridge.

4. IC201 ADC(CS5345)

• DIAGRAMA DE BLOQUE

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE 2-40

AIN1AAIN1B

1112

Stereo Analog Input 1 (Input) - The full-scale level is specified in the ADC Analog Characteristics specification table.

AGND 13 Analog Ground (Input) - Ground reference for the internal analog section.

VA 14 Analog Power (Input) - Positive power for the internal analog section.

AFILTA 15 Antialias Filter Connection (Output) - Antialias filter connection for the channel A ADC input.

AFILTB 16 Antialias Filter Connection (Output) - Antialias filter connection for the channel B ADC input.

VQ 17 Quiescent Voltage (Output) - Filter connection for the internal quiescent reference voltage.

TSTO 18 Test Pin (Output) - This pin must be left unconnected.

FILT+ 19 Positive Voltage Reference (Output) - Positive reference voltage for the internal sampling circuits.

TSTO 20 Test Pin - This pin must be left unconnected.

AIN4A/MICIN1AIN4B/MICIN2

2122

Stereo Analog Input 4 / Microphone Input 1 & 2 (Input) - The full-scale level is specified in the ADC Analog Characteristics specification table.

AIN5AAIN5B

2324

Stereo Analog Input 5 (Input) - The full-scale level is specified in the ADC Analog Characteristics specification table.

MICBIAS 25Microphone Bias Supply (Output) - Low-noise bias supply for external microphone. Electrical charac-teristics are specified in the DC Electrical Characteristics specification table.

AIN6AAIN6B

2627

Stereo Analog Input 6 (Input) - The full-scale level is specified in the ADC Analog Characteristics specification table.

PGAOUTAPGAOUTB

2829

PGA Analog Audio Output (Output) - Either an analog output from the PGA block or high impedance.

VA 30 Analog Power (Input) - Positive power for the internal analog section.

AGND3132

Analog Ground (Input) - Ground reference for the internal analog section.

NC3334

No Connect - These pins are not connected internally and should be tied to ground to minimize any potential coupling effects.

TSTO 35 Test Pin (Output) - This pin must be left unconnected.

VLS 36Serial Audio Interface Power (Input) - Determines the required signal level for the serial audio inter-face. Refer to the Recommended Operating Conditions for appropriate voltages.

TSTI 37 Test Pin (Input) - This pin must be connected to ground.

NC38,39,40

No Connect - These pins are not connected internally and should be tied to ground to minimize any potential coupling effects.

SDOUT 41 Serial Audio Data Output (Output) - Output for two’s complement serial audio data.

SCLK 42 Serial Clock (Input/Output) - Serial clock for the serial audio interface.

LRCK 43Left Right Clock (Input/Output) - Determines which channel, Left or Right, is currently active on the serial audio data line.

MCLK 44 Master Clock (Input/Output) - Clock source for the ADC’s delta-sigma modulators.

DGND 45 Digital Ground (Input) - Ground reference for the internal digital section.

VD 46 Digital Power (Input) - Positive power for the internal digital section.

INT 47 Interrupt (Output) - Indicates an interrupt condition has occurred.

OVFL 48 Overflow (Output) - Indicates an ADC overflow condition is present.

Pin Name # Pin Description

SDA/CDOUT 1Serial Control Data (Input/Output) - SDA is a data I/O in IC ® Mode. CDOUT is the output data line for

the control port interface in SPITM Mode.

SCL/CCLK 2 Serial Control Port Clock (Input) - Serial clock for the serial control port.

AD0/CS 3Address Bit 0 (IC) / Co ntrol Port Chip Select (SPI) (Input) - AD0 is a chip address pin in IC Mode; CS is the chip-select signal for SPI format.

AD1/CDIN 4Address Bit 1 (IC) / Ser ial Control Data Input (SPI) (Input) - AD1 is a chip address pin in IC Mode; CDIN is the input data line for the control port interface in SPI Mode.

VLC 5Control Port Power (Input) - Determines the required signal level for the control port interface. Refer to the Recommended Operating Conditions for appropriate voltages.

RESET 6 Reset (Input) - The device enters a low-power mode when this pin is driven low.

AIN3AAIN3B

78

Stereo Analog Input 3 (Input) - The full-scale level is specified in the ADC Analog Characteristics specification table.

AIN2AAIN2B

910

Stereo Analog Input 2 (Input) - The full-scale level is specified in the ADC Analog Characteristics specification table.

1. IC501 MPEG(MT1389L)

• DESCRIPCIÓN DE PINS

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE2-41

5. IC704 PWM

• CONFIGURACIÓN DE PINS

• DIAGRAMA DE BLOQUE

PLL

PWMModulator

Internal Controls

MLRCKMBCK

MSDIN[0:3]

SCK/SCLSO/SDA

SI/I2C_AD0/CS/I2C_AD2

PWM2_P/M

PWM3_P/M

PWM4_P/M

PWM5_P/M

PWM6_P/M

/RE

SE

T

OVERLOADEXT_MUTE

PWM1_P/M

PWM8_P/M

Internal ClockSPI/I2C

PWM7_P/M

SLRCKSBCK

SSDIN[0:3]

PWM_HP_R_P/M

PWM_HP_L_P/M

EPD_ENA

PWM_SWL_P/M

MIC_LRCKMIC_BCK

MIC_SDIN

MIC_MCLK

DMIX_MCLKOLRCKOBCK

DMIX_SDOUT

PLL

_D

VD

D

PLL

_DV

SS

PLL

_AV

DD

PLL

_A

VS

S

DV

DD

DV

SS

IO_V

DD

IO_V

SS

Power Supply

Reset & Power Down

Internal Reset

Serial AudioOutput

interface

AutomaticGain

Limiter

MainVolume

TrimVolume

BassManager

EQ

DownMixer

Mixer

Mic.Input

Processor

InputMapper

SampleRate

Converter

Input&

OutputMUX

HostInterface(I2C, SPI)

SerialAudioOutput

interface

Out

put M

appe

r

POPNRCrystal

Oscillator

XIN

XO

UT

IO_V

DD

PLL

_DV

DD

IO_V

SS

IO_V

SS

PLL

_AV

DD

IO_V

SS

PLL

_AV

SS

PLL

_DV

SS

MLR

CK

MB

CK

MS

DIN

0

MIC_LRCK

MIC_BCK

MIC_MCLK

PWM_HP_R_P

IO_V

SS

PW

M2_

P

PW

M2_

M

PW

M3_

P

PW

M3_

M

PW

M4_

P

PW

M4_

M

SPI/I2C

/CS/I2C_AD2

SI/I2C_AD0

SO/SDA

SCK/SCL

/RESET

SCAN_ENA

XIN

DVSS

IO_VSS

IO_V

SS

IO_V

SS

DVDD

DV

SS

IO_V

DD

IO_V

SS

MS

DIN

1

MS

DIN

2

SLR

CK

SB

CK

DV

SS

PW

M5_

P

PW

M5_

M

DV

DD

TEST_MODE3

DVSS

IO_V

SS

PW

M6_

P

PW

M6_

M

IO_V

SS

IO_V

SS

PWM1_P

PWM1_M

OVERLOAD

IO_VSS

IO_VSS

SS

DIN

1EXT_MUTE

DVDD

IO_V

DD

DV

DD

SS

DIN

0

MS

DIN

3

SS

DIN

2SSDIN3

IO_VSS

IO_VDD

MIC_SDIN

PWM_SWL_P

PWM_SWL_M

PWM_HP_L_P

PWM_HP_L_M

PWM_HP_R_M

IO_V

SS

PW

M7_

P

PW

M7_

M

PW

M8_

P

PW

M8_

MEPD_ENA

TEST_MODE2

TEST_MODE1

IO_VSS

DMIX_LRCK

DMIX_BCK

DMIX_SDOUT

DMIX_MCLK

98

99

100

96

97

93

94

95

91

92

85

86

87

88

89

90

83

84

81

82

7172737475 61626364656667686970 53545556575859 515260

46

47

48

49

50

9 10 11 12 13 14 15 161 2 3 4 5 6 7 8

30

31

32

33

34

35

36

37

26

27

28

29

76

77

78

79

80

17 18 19 20

38

39

40

41

42

43

44

45

21 22 23 24 25

IO_V

DD

IO_VSS

IO_VDD

DVDD

DVSS

IO_VDD

IO_V

DD

IO_V

DD

DVSS

DVDD

IO_VDD

PULSUSXOUT

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE 2-42

1. IC501 MPEG(MT1389L)

• DESCRIPCIÓN DE PINS

Name Pin NO. Type Description

Power and Ground

PLL_AVDD 6 Analog Power

PLL analog power supply.

PLL_AVSS 8 Analog Ground

PLL analog ground.

PLL_DVDD 3 PLL Power

PLL digital power supply.

PLL_DVSS 2 PLL

Ground

PLL digital ground.

DVDD 13, 34, 42,

66, 80, 91

Power Core power supply.

DVSS 14, 35, 43,

63, 81, 92

Ground Core digital ground.

IO_VDD 4,

10, 22, 29, 39, 47,

56, 65, 72, 94

Power I/O power supply. 3.3V Digital power supply.

IO_VSS 1, 5, 7, 9, 21,

28, 38, 44, 50,

53, 57, 60, 64,

69, 73, 85, 95

Ground I/O digital ground.

Reset and Clock

/RESET 96 I H/W reset signal. Active Low Schmitt-Trigger input.

The Schmitt-Trigger input allows a slowly rising input to reset the chip reliably. The RESET signal must be asserted ‘Low’ during power up. De-assert ‘High’ for normal operation.

XIN 86 Analog Crystal Oscillator input pin.

XOUT 87 Analog Crystal Oscillator output pin.

PCM Audio Input/Output Interface

MBCK 11 I/O PCM bit clock input/output of main 8-channel audio.

User can select the master/slave mode of this signal.

Schmitt-Trigger input.

MLRCK 12 I/O PCM Word clock (left-right clock) input/output of main 8-channel audio. User can select the master/slave mode of this signal. Schmitt-Trigger input.

MSDIN [3:0] 15, 16, 17, 18 I PCM serial data input of main 8-channel audio.

Schmitt-Trigger input.

SBCK 19 I/O PCM bit clock input/output of 8-channel audio.

User can select the master/slave mode of this signal.

Schmitt-Trigger input.

SLRCK 20 I/O PCM word clock (left-right clock) input/output of sub 8-channel audio. User can select the master/slave mode of this signal.

Schmitt-Trigger input.

SSDIN [3:0] 23, 24, 25, 26 I/O PCM serial data input of sub-channel audio.

User can set this sub-channel data input pins to PCM serial data output pins. See the Control Register Description part.

Schmitt-Trigger input

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE2-43

MIC_MCLK 30 O Main clock for external microphone input A/DC.

Clock frequency can be selected between 6.144MHz, 12.288MHz, and 24.576MHz.

MIC_BCK 31 I/O PCM bit clock input/output of external microphone.

Bit clock frequency is 3.072MHz (48kHz x 64, fixed)

MIC_LRCK 32 I/O PCM Word clock (left-right clock) input/output of external microphone. Word clock rate is 48kHz (fixed).

MIC_SDIN 33 I PCM serial data input of external microphone.

Schmitt-Trigger input.

DMIX_MCLK 93 O Main clock for external down-mix line output D/AC.

DMIX_BCK 89 O PCM bit clock output of down-mix signal.

Bit clock frequency is 6.144MHz (96kHz x 64, fixed)

DMIX_LRCK 88 O PCM Word clock (left-right clock) output of down-mix signal.

Word clock rate is 96kHz (fixed).

DMIX_SDOUT 90 O PCM serial data output of down-mix signal.

PWM Audio Output

PWM1_P 49 O Positive PWM output of channel 1.

PWM1_M 48 O Negative PWM output of channel 1.

PWM2_P 52 O Positive PWM output of channel 2.

PWM2_M 51 O Negative PWM output of channel 2.

PWM3_P 55 O Positive PWM output of channel 3.

PWM3_M 54 O Negative PWM output of channel 3.

PWM4_P 59 O Positive PWM output of channel 4.

PWM4_M 58 O Negative PWM output of channel 4.

PWM5_P 62 O Positive PWM output of channel 5.

PWM5_M 61 O Negative PWM output of channel 5.

PWM6_P 68 O Positive PWM output of channel 6.

PWM6_M 67 O Negative PWM output of channel 6.

PWM7_P 71 O Positive PWM output of channel 7.

PWM7_M 70 O Negative PWM output of channel 7.

PWM8_P 75 O Positive PWM output of channel 8.

PWM8_M 74 O Negative PWM output of channel 8.

PWM_HP_L_P 46 O Positive PWM output of headphone left channel.

PWM_HP_L_M 45 O Negative PWM output of headphone left channel.

PWM_HP_R_P 41 O Positive PWM output of headphone right channel.

PWM_HP_R_M 40 O Negative PWM output of headphone right channel.

PWM_SWL_P 37 O Positive PWM output of subwoofer line output.

PWM_SWL_M 36 O Negative PWM output of subwoofer line output.

System Control Interface

SPI/I2C 84 I Host interface mode (SPI or I2C) selector.

Assert ‘HIGH’ for SPI mode. De-assert ‘LOW’ for I2C mode.

Internal pull-down resistor.

SO/SDA 78 I/O SO for SPI mode or SDA for I2C mode.

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE 2-44

SCK/SCL 79 I SCK for SPI mode or SCL for I2C mode.

Schmitt-Trigger input.

SI/I2C_AD0 82 I SI for SPI mode or Slave Address 0 for I2C mode.

Schmitt-Trigger input.

Internal pull-down resistor.

/CS/I2C_AD2 83 I Chip selector (CS) for SPI mode or Slave Address 2 for I2C mode.

Schmitt-Trigger input.

Internal pull-down resistor.

Special Control Interface

EXT_MUTE 27 I External mute control input. Active High.

Assert ‘HIGH’ to mute audio output.

Internal pull-down resistor.

OVERLOAD 76 I Power stage overload indication input.

Polarity is programmable. Schmitt-Trigger input.

When OVERLOAD is asserted, all PWM audio outputs go to “LOW”. That shutdown process is programmable.

Internal pull-down resistor.

EPD_ENA 77 O External amplifier power device enable output. Active High.

Test Mode

TEST_MODE1 97 I Test mode selection pin 1.

In normal operation, it should be “LOW” or not connected.

Internal pull-down resistor.

TEST_MODE2 98 I Test mode selection pin 2.

In normal operation, it should be “LOW” or not connected.

Internal pull-down resistor.

SCAN_ENA 99 I Scan enable. Active High.

In normal operation, it should be “LOW” or not connected.

Internal pull-down resistor.

TEST_MODE3 100 I Test mode selection pin 3.

In normal operation, it should be “LOW” or not connected.

Internal pull-down resistor.

All inputs and bi-directional inputs are 5 Volt tolerant. The corresponding pins can be connected to the buses that can swing between 0V and 5V. The output-only pins are not 5V tolerant and the buses they are connected to can swing only between 0V and 3.3V.

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE2-45 2-46

DIAGRAMA DE CABLEADO

2007. 11. 30

PN202

CABLE1

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE 2-47 2-48

DIAGRAMA DE BLOQUE

2007. 11. 30

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE

2007. 11. 30

A

1

2

3

4

5

6

7

8

9

10

11

12

B C D E F G H I J K L M N O P Q R S T

NOTES) Symbol denotes DC chassis ground.

NOTE) WarningNOTE) Parts that are shaded are criticalNOTE) With respect to risk of fire orNOTE) electricial shock.

2-49 2-50

DIAGRAMAS DE CIRCUITO1. DIAGRAMA DEL CIRCUITO SMPS (POTENCIA)

AVISO IMPORTANTE DE SEGURIDAD

AL REALIZAR LABORES DE MANTENIMIENTO EN ESTEARMAZÓN NO MODIFIQUE NI ALTERE, BAJO NINGUNACIRCUNSTANCIA, EL DISEÑO ORIGINAL SIN EL PERMISOESCRITO DE LG ELECTRONICS CORPORATION. TODOS LOSCOMPONENTES DEBEN SUSTITUIRSE ÚNICAMENTEPOR OTROS DE UN TIPO IDÉNTIDO A LOS ORIGINALES.

LOS COMPONENTES ESPECIALES APARECENSOMBREADOS EN EL ESQUEMA PARA FACILITARSU IDENTIFICACIÓN. EN OCASIONES, ESTEDIAGRAMA DE CIRCUITO PUEDE DIFERIR DELCIRCUITO UTILIZADO. DE ESTA FORMA, LA APLICACIÓNDE LAS ÚLTIMAS MEJORAS EN SEGURIDAD YRENDIMIENTO NO SE RETRASARÁ HASTA LA IMPRESIÓNDE LOS NUEVOS DOCUMENTOS DE SERVICIO.

NOTE :1. Las piezas sombreadas( ) resultan críticas para la seguridad.

Sustituir únicamente por el nº de pieza especificado.2. Las tensiones CC se miden con un voltímetro digital

durante el modo de reproducción.

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE 2-51 2-52

2. DIAGRAMA DEL CIRCUITO DE MPEG

2007. 11. 30

A

1

2

3

4

5

6

7

8

9

10

11

12

B C D E F G H I J K L M N O P Q R S T

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE2-53 2-54

3. DIAGRAMA DEL CIRCUITO SERVO

2007. 11. 30

A

1

2

3

4

5

6

7

8

9

10

11

12

B C D E F G H I J K L M N O P Q R S T

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE 2-55 2-56

4. DIAGRAMA DEL CIRCUITO MICOM

2007. 11. 30

A

1

2

3

4

5

6

7

8

9

10

11

12

B C D E F G H I J K L M N O P Q R S T

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE2-57 2-58

5. DIAGRAMA DEL CIRCUITO E/S

2007. 11. 30

A

1

2

3

4

5

6

7

8

9

10

11

12

B C D E F G H I J K L M N O P Q R S T

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE 2-59 2-60

6. DIAGRAMA DEL CIRCUITO DE AMP

2007. 11. 30

A

1

2

3

4

5

6

7

8

9

10

11

12

B C D E F G H I J K L M N O P Q R S T

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE2-61 2-62

7. DIAGRAMA DEL CIRCUITO MIC

2007. 11. 30

A

1

2

3

4

5

6

7

8

9

10

11

12

B C D E F G H I J K L M N O P Q R S T

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE 2-63 2-64

8. DIAGRAMA DEL CIRCUITO FRONTAL

2007. 11. 30

A

1

2

3

4

5

6

7

8

9

10

11

12

B C D E F G H I J K L M N O P Q R S T

2-65 2-66

9. DIAGRAMA DEL CIRCUITO TECLA

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE

2007. 11. 30

A

1

2

3

4

5

6

7

8

9

10

11

12

B C D E F G H I J K L M N O P Q R S T

2-67 2-68

10. DIAGRAMA DEL CIRCUITO MIC, USB Y PTB

2007. 11. 30

A

1

2

3

4

5

6

7

8

9

10

11

12

B C D E F G H I J K L M N O P Q R S T

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE2-69 2-70

DIAGRAMAS DE PLACA DE CIRCUITO IMPRESO

1. DIAGRAMA DE PLACA P.C. PRINCIPAL (VISTA SUPERIOR)

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE 2-71 2-72

DIAGRAMA DE PLACA P.C. PRINCIPAL (VISTA INFERIOR)

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE2-73 2-74

2. DIAGRAMA DE PLACA P.C. SMPS

NOTAS) Advertencia Las piezas que estánoscurecidas son críticas con respectoal riesgo de producirse un incendio ouna descarga eléctrica.

Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE

DIAGRAMA DE PLACA P.C. TEMPORIZADOR (HT353)

2-75 2-76

3. DIAGRAMA DE PLACA P.C. TEMPORIZADOR (HT303)

4. DIAGRAMA DE PLACA P.C. TECLA (HT303) DIAGRAMA DE PLACA P.C. TECLA (HT353)

5. DIAGRAMA DE PLACA P.C. FRONTAL JACK

3-1 3-2Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE

• SECCIÓN DEL ARMARIO Y ESTRUCTURA PRINCIPAL

275

A

B

C

E

CD

E

A

B

279

A50

A43

CABLE1PN302

283

463

A47

A41

463

463

A46

300

275

467

D

262

261

260 261

A44

462

250

462

465

NOTES) THE EXCLAMATION POINT WITHIN AN EQUILATERAL TRIANGLE IS INTENDED TO ALERT THE SERVICE PERSONNEL TO THE PRESENCE OF IMPORTANT SAFETY INFORMATION IN SERVICELITERATURE.

FRONT JACK

SMPS

MAIN

PN202

465

SECCIÓN 3. VISTAS AMPLIADAS

463

3-3 3-4 Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE

• VISTA AMPLIADA DEL MECANISMO DE LA PLETINA(DP-12TV)

012

010

012

012A

019442

442

A02 A01

A03

001

002

003439

018

013

017

014020

016

440

015

015B

015A

435

026

037

3-5Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE

• SECCIÓN DE ACCESORIOS DE EMBALAJE

PILAS808

INSTRUCCIONES DE MONTAJE801CONT REM900

811 CONJUNTO ENCHUFE 1 VÍA (AMARILLO)

BOLSA804

EMBALAJE803

CAJA802

EMBALAJE803

824 ANTENA DE CUADRO (AM)

825 ANTENA (FM)

PIEZA OPCIONAL

3-6 Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE

1. ALTAVOZ SATELITE/CENTRAL (SH33SU-S)

853

852

850

851

WIRE84

WIRE83

WIRE82

WIRE81

WIRE80

A83

A82

A81

A80 F.L SPK

F.L SPK

F.R SPK

CENTER SPK

R.L SPK

R.R SPK

F.R SPK

R.L SPK

CENTER SPK

R.R SPKA84

NSP : Non Service Parts

• PARTE DE ALTAVOCES

3-7Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE

2. ALTAVOZ SATELITE/CENTRAL (SH33SD-S)

853

852

850

851

A83

A82

A81

A80 F.L SPK

WIRE84

WIRE83

WIRE82

WIRE81

WIRE80 F.L SPK

F.R SPK

CENTER SPK

R.L SPK

R.R SPK

F.R SPK

R.L SPK

CENTER SPK

R.R SPKA84

NSP : Non Service Parts

3-8 Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE

NSP : Non Service Parts

3. SUBWOOFER PASIVO (SH33SU-W/SH33SD-W)

950

A90

951

953

956

954

952

955

WIRE90

4-1Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE

SECCIÓN 4. MECANISMO (DP-12TV)

[CONTENIDO]

UBICACIÓN DE LAS PIEZAS DEL MECANISMO DE LA PLETINA• VISTA SUPERIOR . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-2• VISTA SUPERIOR (SIN BANDEJA DE DISCO) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-2• VISTA INFERIOR . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-2

DESMONTAJE DEL MECANISMO DE LA PLETINA1. BASE PRINCIPAL . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-3

1-1. DISCO DE MONTAJE DE LA ABRAZADERA . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-31-1-1. ABRAZADERA DE LA PLACA . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-31-1-2. ABRAZADERA MAGNÉTICA . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-31-1-3. ABRAZADERA SUPERIOR . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-3

2. BANDEJA DE DISCO . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-3

3. SLED DEL CONJUNTO BASE . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-43-1. ENGRANAJE DE ALIMENTACIÓN . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-43-2. ENGRANAJE MEDIO . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-43-3. PARRILLA DEL ENGRANAJE . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-4

4. CAUCHO POSTER . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-45. CONJUNTO ARMAZÓN ARRIBA/ABAJO . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-56. CARGA DE LA CORREA . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-57. POLEA . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-58. CARGA DEL ENGRANAJE . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-59. GUÍA ARRIBA/ABA . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-510. CARGA DEL CONJUNTO PWB . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-511. BASE PRINCIPAL . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-5

VISTA AMPLIADA1. VISTA AMPLIADA DEL MECANISMO DE LA PLETINA (DP-12TV) . . . . . . . . . . . . . . . 4-6

4-2 Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE

UBICACIÓN DE LAS PIEZAS DEL MECANISMO DE LA PLETINA

Nº inicio

1

1, 2

1, 2, 3

1, 2, 3, 4

1

1, 6

1, 2, 6

1, 2, 6, 8

1, 2, 6, 8,

9

1, 2, 7

1, 2, 7

1, 2

1, 2 ,13

1, 2, 13, 14

1, 2, 7, 12, 13,

14

1, 2, 13

1, 2, 7, 12, 13,

14, 15, 16, 17

1

2

3

4

5

6

7

8

9

10

11

12

13

14

15

16

17

18

Base principal

Disco de montaje de

la abrazadera

Abrazadera de la placa

Abrazadera magnética

Brida superior

Bandeja de disco

Sled del conjunto base

Engranaje de

alimentación

Engranaje medio

Parrilla del engranaje

Caucho posterior

Conjunto armazón

arriba/abajo

Carga correa

Polea

Carga del engranaje

Guía arriba/abajo

Carga conjunto

PWB

Base principal

4 tornillo

1 conector

1 pestañas de bloqueo

1 tornillo

1 tornillo

1 pestaña de bloqueo

1 pestaña de bloqueo

1 pestaña de bloqueo

1 gancho 2 tornillo

2 pestañas de bloqueo

4-1

4-1

4-1

4-1

4-1

4-2

4-3

4-3

4-3

4-3

4-3

4-4

4-4

4-4

4-4

4-4

4-4

4-4

Bottom

Bottom

ProcedimientoPiezas Tipo de fijación

Fig-ura

Desmon- taje

NoteAl volver a montar, realice el procedimiento peroen orden contrario.La "parte inferior" en la columna del desmontajede la tabla anterior indica la pieza que deberíadesmontarse en el lado inferior.

• VISTA SUPERIOR (SIN BANDEJA DE DISCO)

• VISTA INFERIOR

• VISTA SUPERIOR

4-3Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE

DESMONTAJE DEL MECANISMO DE LA PLETINA

1. BASE PRINCIPAL (FIG. 4-1)1-1. Disco de montaje de la abrazadera1) Coloque el disco de montaje de la abrazadera

como indica la Fig. (A)2) Levante el disco de montaje de la abrazadera en

la dirección que indica la flecha (A).3) Separe el disco de montaje de la abrazadera de

la portaabrazadera.1-1-1. Abrazadera de la placa1) Gire la abrazadera de la placa en sentido

contrario a las agujas del reloj y, a continuación,levante la abrazadera de la placa.

1-1-2. Abrazadera magnética1-1-3. Brida superior

2. BANDEJA DE DISCO (FIG. 4-2)1) Inserte e introduzca hacia el interior un

accionador en el orificio de expulsión deemergencia (A) del lado derecho o introdúzcaloen la palanca (B) del engranaje de emergenciatire de la palanca (B) en la dirección que indicala flecha para poder expulsar la bandeja deldisco unos 15 o 20mm.

2) Tire del disco de la bandeja hasta separarlo dela base principal completamente.

BASE PRINCIPALBANDEJA DEDISCOS

BASE PRINCIPAL

NIVELADOR

BASE PRINCIPAL

BOTTOM SIDE VIEW

ABRAZADERA DELA PLACA

ABRAZADERAMAGNÉTICA

BRIDA SUPERIOR

SOPORTE

BASE PRINCIPAL

Fig. 4-2Fig. 4-1

(Fig. A)

MONTAJE DE LABRIDA DEL DISCO

4-4 Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE

3. SLED DEL CONJUNTO BASE (FIG. 4-3)1) Quite 4 tornillos (S2).2) Desconecte el conector FFC (C1)

3-1. Engranaje de alimentación3-2. Engranaje medio

3-3. Parrilla del engranaje1) Quite el tornillo (S3)

4. CAUCHO POSTERIOR (FIG. 4-3)

BASE PU

AMORTIGUADORDE CAUCHO

AMORTIGUADOR DE CAUCHO

AMORTIGUADORDE CAUCHODistingue las partessuperiores e inferiores(montar con cuidado)

Distingue las partes superiores einferiores (montar con cuidado)

AMORTIGUADORDE CAUCHO

TOMA GEAR

CONJUNTO GENERAL DE LECTURA

CONJUNTO DEL HUSILLO DEL MOTOR

Fig. 4-3

(S2)(S2)

4-5Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE

5. CONJUNTO DEL ARMAZÓNARRIBA/ABAJO (FIG 4-4))

NotePonga la cara de la base principal hacia abajo (Ladoinferior)1) Saque el tornillo (S4).2) Desbloquee la pestaña de bloqueo (L3) en la

dirección que indica la flecha y, a continuación,levante el conjunto del armazón arriba/abajopara separarlo de la base principal.

Note• Al volver a montar, mueva la guía arriba/abajo en

la dirección que indica la flecha (C) hasta quequede posicionada como en la Fig.(C).

• Al volver a montar, inserte la porción (A) delconjunto del armazón arriba/abajo en la porción(B) de la guía arriba/abajo como indica la Fig.(B)

6. CARGA DE LA CORREA (FIG 4-4)NotePonga la base principal en la posición original (Ladosuperior)

7. POLEA (FIG. 4-4)1) Desbloquee la pestaña de bloqueo (L4) en la

dirección que indica la flecha (B) y, a continuación,separe la polea de la base principal.

8. CARGA DEL ENGRANAJE (FIG 4-4)9. GUÍA ARRIBA/ABAJO (FIG. 4-4)

1) Mueva la guía arriba/abajo en la dirección que indicala flecha (A) como indica la Fig.(A)

2) Tire hacia bajo de la pestaña de bloqueo (L5) y, acontinuación, levante la guía arriba/abajo parasepararla de la base principal.

NoteCuando vuelva a montar, coloque la guía arriba/abajocomo se indica en la Fig. C y muévala en la dirección de laflecha (B) hasta que quede bloqueada por la pestaña debloqueo (L5). Confirme que la guía arriba/abajo queda enposición como puede apreciar en la Fig.(A))

10. CARGA DEL CONJUNTO PWB (FIG. 4-4)NotePonga la cara de la base principal hacia abajo(lado inferior)1) Quite 1 tornillo (S5)2) Desbloquee el motor de carga (C2) del gancho (H1)

de la base principal.3) Desbloquee las 2 pestañas de bloqueo (L6) y

sepárelas del conjunto de carga PWB desde la baseprincipal.

11. BASE PRINCIPAL (FIG. 4-4)

CARGA DEL ENGRANAJE

POLEA

CARGA DE LA CORREA

CONJUNTO PWB CARGANDO

BASEPRINCIPAL

GUÍA ARRIBA/ABAJO

GUÍA ARRIBA/ABAJO

GUÍA ARRIBA/ABAJO

MONTAJE DEL ARMAZÓNARRIBA/ABAJO

GUÍA ARRIBA/ABAJO

BASEPRINCIPAL

(L6)

(L4)

(L6)

(H1)(C2)

(S5)(S4)

(S4)

(A)

(A)

(B)

(B)(C)

(L5)

FIG. (A)FIG. (B)

FIG. (C)

(A)

(B)

Fig. 4-4

INSERCIÓN DE TORNILLOPARA EL CONTROL DETORSIÓN (800gf ABAJO)

4-6 Copyright © 2008 LG Electronics. Inc.Todos los derechos reservados.Sólo con fines de capacitación y mantenimiento

Sólo para uso interno de LGE

012

010

012

012A

019442

442

A02 A01

A03

001

002

003439

018

013

017

014020

016

440

015

015B

015A

435

026

VISTA AMPLIADA DEL MECANISMO DE LA PLETINA (DP-12TV)

037