+ All Categories
Home > Documents > INFORME FINAL 1 Lab de Ckts Analogicos

INFORME FINAL 1 Lab de Ckts Analogicos

Date post: 05-Jul-2018
Category:
Upload: jesuschumbipuma
View: 224 times
Download: 1 times
Share this document with a friend

of 9

Transcript
  • 8/16/2019 INFORME FINAL 1 Lab de Ckts Analogicos

    1/9

    INFORME FINAL

    1er Laboratorio: Circuitos con diodos

    limitadores y enclavadores

    Integrantes:

      Rojas Suarez, Juan Gabriel21!"1#C

      C$uc$ullo Rumi, %anuel

    21!#&'  (ria )e la Cruz, Sony

    2122"#*  +illano (bregn, Ra-l

    2.1/0J

    Curso:

    Laboratorio de Circuitos analgicos

    Seccin:

      %

    roesor:

    'lbur3ue3ue Guerrero, 4ngel Luis

  • 8/16/2019 INFORME FINAL 1 Lab de Ckts Analogicos

    2/9

    Lima5 21&

    1. Describir cada circuito utilizado y las señales logradas, exlica!do lasi"er#eccio!es. A!otar los diodos usados y $r.

    % &ara el circuito de la #igura 1'

      Observamos la siguiente señal de salida:

  • 8/16/2019 INFORME FINAL 1 Lab de Ckts Analogicos

    3/9

    Observamos que la señal de salida se queda limitado en 6.16V aunqueteóricamente se Tuvo que limitar en 5.7V debido al voltaje en D de 5 v m!sel voltaje en directa ".7v del Diodo# esta margen de error se debe$rinci$almente $or las %luctuaciones que se $roduce en la %uente en D &aque constantemente varia $or instantes sobre$asa los 5v.

    % &ara el circuito de la #igura ( '

    Obser)a"os la siguie!te señal de salida'

    Observamos que la señal de salida se %ija en la $arte su$erior $osivitiva deleje & la di%erencia entre el eje ' señal de re%erencia & la $arte su$erior

    $ositiva de nuestra gra%ica obtenemos una di%erencia de 5.(6V queteoricamente deberia ser 5.7V $ero $or lo e'$licado anteriormente en el el

  • 8/16/2019 INFORME FINAL 1 Lab de Ckts Analogicos

    4/9

    voltaje de la %uente en D %luctua sus valores es evidente que la señal desalida tambien variara.

    ) &ara el circuito de la #igura ( ero co! diodo i!)ertido'

    *n este caso observamos que la señal de salida es una onda %ijada + recortada en eleje $ositivo del eje & que est! %ijado en 6 v & com$robamos que este valor es

    cercano a los 5.7V de voltaje teórico %ijado con este circuito.

  • 8/16/2019 INFORME FINAL 1 Lab de Ckts Analogicos

    5/9

    (. Exlicar el e#ecto de la #recue!cia, esecial"e!te e! el circuito e!cla)adory el del aso *. +Fig. .

    - ,n circuito enclavador:

    *s una red com$uesta $or un resistor# un diodo & un ca$acitor b!sicamente

    que des$la-a una onda a un nivel de cd di%erente sin cambiar la a$ariencia de

    la señal a$licada. Tambin se $ueden obtener des$la-amientos adicionales introduciendo una

    %uente de cd a la estructura b!sica.

    Tenemos el circuito de la %igura (:

      Obtenemos las siguientes señales de salida:

    - /ara 10- con entrada de una señal cuadrada :

  • 8/16/2019 INFORME FINAL 1 Lab de Ckts Analogicos

    6/9

    - /ara 1""- con una entrada de señal cuadrada:

     ,n $unto a tener en cuenta en este ti$o de circuitos enclavadores es que al

    elegir el valor de la resistencia & la ca$acitancia deben ser elegidos de tal

    manera que la constante de tiem$oτ = RxC 

     debe ser considerablemente

    grande $ara garanti-ar que el voltaje atraves del ca$acitor no se descargue

    signi%icativamente durante el intervalo en que el diodo no conduce.

    Tambin debemos tener en cuenta la im$edancia del ca$acitor:

  • 8/16/2019 INFORME FINAL 1 Lab de Ckts Analogicos

    7/9

     X c=1

    2πCf 

    De esta %órmula se $uede decir que la im$edancia del ca$acitor ser!

    insigni%icante cuando tenga una %recuencia mu& elevada & eso 2ace que el

    ca$acitor actu como cortocircuito & en este caso la ca3da de tensión solo se

    da en la resistencia.*n caso en que la %recuencia sea mu& baja esto signi%icar3a una ma&or ca3da

    de $otencial que en la resistencia

    ,na observación mu& im$ortante es que la ecuación de diseño de 4 debe

    ser:τ = RxC =10T 

    *n donde T# es el $eriodo de la señal de entrada.

    Tenemos el circuito de la %igura :

    Obtenemos las señales de salida:

    - /ara - con un señal de entrada cuadrada:

  • 8/16/2019 INFORME FINAL 1 Lab de Ckts Analogicos

    8/9

    Debido a que trabajamos con el diodo 1819 no se $uede a$reciar mu& bien

    la señal de salida del circuito debido a que el tiem$o de recu$eración de este

    diodo es demasiado r!$ido con un valor de ns.

    Debemos tener en cuenta las siguientes caracter3sticas del diodo al variar la%recuencia:

    - *n la ca$acidad de transición# est! asociado al almacenamiento de la carga en

    la -ona de carga es$acial# en la $olari-ación inversa.

    - *n la ca$acidad de di%usión# a$arece a causa de los $ortadores minoritarios

    almacenados en los lados o$uestos de la unión con $olari-ación directa.

    -. Describir el circuito /O&&ER de la Fig. 0 y las "odi#icacio!es ue

    co!sidere ara "e2orar el rese!te exeri"e!to.

    - O//*4:

    *s un diodo un interru$tor electrónico basado en diodos & transistores que seusa $ara interrum$ir & abrir una señal elctrica bajo el control de otra &tambin se usa $ara la regulación electrónica de equi$os elctricos)mec!nicos.

    *n la actualidad se 2a sustituido# este interru$tor electrónico $or los tiristoresTO# transistores ;

    Tenemos en la %igura 5 el siguiente circuito:

    Debido a que no llegamos a reali-ar la e'$eriencia de la %igura 5 en el laboratorio solo

    lo simularemos:

  • 8/16/2019 INFORME FINAL 1 Lab de Ckts Analogicos

    9/9

    Señal de salida del circuito:

     


Recommended